第一讲 逻辑代数基础

逻辑代数基础

1、同模拟信号相比,数字信号具有________性。一个数字信号只有________种取值,分别表示为________和________。
    A、连续性,2,1,2
    B、数字性,2,1,2
    C、对偶性,2,0,1
    D、离散性,2,0,1

2、二进制数10111011等于十进制数 。
    A、107
    B、187
    C、287
    D、256

3、十进制数437的8421BCD码是 。
    A、010000110111
    B、110001110011
    C、111011010
    D、010000111111

4、逻辑代数中有三种基本运算:________、________和________。
    A、与,或,非
    B、与非,或非,与或非
    C、与非,或,与或
    D、或非,与或,与或非

5、与运算的法则可概括为:有0出________,全1出________;类似地或运算的法则为________。
    A、1,0,有1出1,全0出0
    B、0,1,有1出1,全0出0
    C、0,1,有0出1,全0出0
    D、0,1,有1出1,全1出0

6、在下列编码中, 编码方式抗干扰能力强。
    A、格雷码
    B、余三码
    C、自然二进制码
    D、8421BCD码

7、在逻辑运算中,如果X+Y=X+Z,那么Y=Z。

8、在逻辑运算中,如果XY=XZ,那么Y=Z。

9、

10、与非逻辑运算的法则可概述为:有 出 ,全 出 。

11、与非逻辑运算的法则可概述为:有 出 ,全 出 。

12、或非逻辑运算的法则可概述为:有 出 ,全 出 。

第二讲 逻辑函数的代数化简

逻辑函数的代数化简

1、逻辑函数F=AB+BC+CD写成最小项之和,其结果应为∑m(________);写成最大项之积,其结果应为∏M(________)。
    A、(3,6,7,10,12,13,14,15);(0,1,2,4,5,8,9,11)
    B、(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)
    C、(3,6,7,11,14,15);(0,1,2,4,5,8,9,10)
    D、(3,6,7,11,12,13,14,15);(0,1,2,8,9,10)

2、
    A、1,AD
    B、0,AD
    C、1,ACD
    D、

3、
    A、
    B、
    C、
    D、

4、下列说法不正确的是________。
    A、全部最小项之和恒等于1
    B、最小项的反是最大项
    C、最小项的对偶式是最大项
    D、任意两个最小项mi和mj ( i ≠j )的乘积恒等于0。

5、
    A、
    B、
    C、
    D、

6、已知有4个逻辑变量,它们能组成的最小项的个数为 ,这4个逻辑变量的任意两个最小项相与结果恒等于 。

7、已知有5个逻辑变量,它们能组成的最大项的个数为 ,这5个逻辑变量的任意两个最大项相或结果恒等于 。

8、已知有4个逻辑变量,它们能组成的最小项的个数为 ,这4个逻辑变量的全部最小项相或结果恒等于 。

9、已知有3个逻辑变量,它们能组成的最大项的个数为 ,这3个逻辑变量的全部最大项相与结果恒等于 。

第三讲 逻辑函数的卡诺图化简

逻辑函数的卡诺图化简

1、下列选项所示采用卡诺图化简逻辑函数式结果不是最简式的是 。
    A、
    B、
    C、
    D、

2、
    A、
    B、
    C、
    D、

3、
    A、
    B、
    C、
    D、

4、
    A、
    B、
    C、
    D、

5、
    A、
    B、
    C、
    D、

第四讲 简单门电路与TTL门电路

简单门电路与TTL门电路

1、在数字电路中,稳态时三极管一般工作在 状态。在下图中,若uI<0,则晶体管 ,此时uO= ;欲使晶体管处于饱和状态,uI需满足的条件为 。
    A、
    B、
    C、
    D、

2、下图为某门电路的特性曲线,试据此确定它的下列参数:输出高电平UOH= ;输出低电平UOL= ;输入短路电流IS= ;高电平输入漏电流IR= 。
    A、3V,0.3V,1.4mA,0.02mA
    B、3V,0.3V,1.6mA,0.02mA
    C、3V,0.3V,0.02mA, 1.4mA
    D、2V,0.3V,1.4mA,0.04mA

3、由TTL门组成的电路如下图所示,已知它们的输入短路电流为IS=1.6mA,高电平输入漏电流IR=40μA。试问:当A=B=1时,G1的 电流为 ;A=0时,G1的 电流为 。
    A、拉,3.2mA,灌,160 mA
    B、灌,6.4mA,拉,160 mA
    C、灌,3.2mA,拉,160 mA
    D、灌,3.2mA,拉,80 mA

4、TTL门电路扇出系数N= ; 其含义为 。
    A、
    B、
    C、
    D、

5、TTL逻辑门的低电平噪声容限、高电平噪声容限等于 。
    A、UNL= UILmin- UOLmax、UNH= UOHmin- UIHmin。
    B、UNL= UOLmax- UOLmax、UNH= UIHmin- UIHmin。
    C、UNL= UILmin- UOLmin、UNH= UIHmin- UOHmin。
    D、UNL= UILmax- UOLmax、UNH= UOHmin- UIHmin。

6、门电路结构如下图所示,该电路实现了 逻辑运算功能。

7、门电路结构如下图所示,该电路实现了 逻辑运算功能。

8、设图中PN结的导通压降为0.7V,试求当电路输入UA=0.3V,UB=VCC时,晶体管VT1的基极电位UB1= V。

9、设图中PN结的导通压降为0.7V,试求当电路的输入UA=UB=VCC时,VT1的基极电位UB1= V。

第五讲 TTL门电路与其它门电路

TTL门电路与其它门电路

1、TTL门电路输入端悬空时,应视为 ;此时如用万用表测量输入端的电压,读数约为 。
    A、不定,1.4V
    B、高电平,3.5V
    C、低电平,0V
    D、高电平,1.4V

2、集电极开路门在使用时须在 与 之间接一电阻。
    A、输出端,地
    B、输出端,电源
    C、输出端,输入
    D、电源,输入

3、CMOS门电路的特点:静态功耗 ;而动态功耗随着工作频率的提高而 ;输入电阻 ;噪声容限 于TTL门。
    A、很大,增加,很大,低
    B、极低,减小,很大,高
    C、极低,增加,很大,高
    D、极低,增加,很大,低

4、在下列门电路中,输出端不可以并联使用的是 。
    A、具有推挽输出结构的TTL门电路
    B、集电极开路门(OC)
    C、三态门
    D、CMOS传输门

5、CMOS电路如下图所示,TG为CMOS传输门,G为TTL与非门,则C=0, P= ; C=1时,P= 。
    A、
    B、
    C、
    D、

6、图示为TTL门电路,试判断该电路能否实现非逻辑运算功能。

7、图示为TTL门电路,试判断该电路能否实现非逻辑运算功能。

8、图示为TTL门电路,试判断该电路能否实现非逻辑运算功能。

9、图示为TTL门电路,试判断该电路能否实现非逻辑运算功能。

10、图示为TTL门电路,试判断该电路能否实现非逻辑运算功能。

11、图示为CMOS门电路,试判断该电路能否实现非逻辑运算功能。

12、图示为CMOS门电路,试判断该电路能否实现非逻辑运算功能。

13、图示为CMOS门电路,试判断该电路能否实现非逻辑运算功能。

第六讲 组合电路的分析与设计

组合电路的分析与设计

1、分析如图所示电路的逻辑功能,正确答案为 。
    A、当输入不同时,输出为1;当输入相同时,输出为0
    B、当输入不同时,输出为0;当输入相同时,输出为1
    C、当输入有奇数个1时,输出为1; 否则为0
    D、当输入有偶数个1时,输出为1; 否则为0

2、设A、B为逻辑门的两个端入端,Y为输出。已知A、B和Y的波形如图所示,则该门电路执行的是_______逻辑操作。
    A、与
    B、与非
    C、或
    D、或非

3、如图所示电路,用与非门实现的逻辑函数式中有误的项是 。
    A、(1)
    B、(2)
    C、(3)
    D、(1);(2)

4、与如图所示逻辑图相对应的正确逻辑关系为 。
    A、“与非”关系;
    B、“或非”关系;
    C、“同或”关系;
    D、“异或”关系。

5、采用全加器组成的电路如图所示,选择F1、F2、F3和F4的逻辑函数式。
    A、
    B、
    C、
    D、

6、已知某三输入的门电路,若输入信号A、B、C和输出信号Y的波形如图所示,则该门电路执行的是______逻辑操作。
    A、与
    B、与非
    C、或
    D、或非

7、如图所示电路中,与逻辑式Y1=AB+BC、Y2=(A+B)(A+C)对应的逻辑图顺序是 。
    A、(1);(2)
    B、(2);(1)
    C、(1);(1)
    D、(2);(2)

8、在下图中,与逻辑式Y1=A+BC、Y2=A(B+C)+BC对应的逻辑图顺序是 。
    A、(2);(1)
    B、(1);(2)
    C、(1);(1)
    D、(2);(2)

9、如图所示逻辑图的正确逻辑函数式为 。
    A、
    B、
    C、
    D、

10、如图所示逻辑图的正确逻辑函数式为 。
    A、
    B、
    C、
    D、

11、从下图所示逻辑图中选出不是“异或”逻辑关系的一项为_____。
    A、(1)
    B、(2)
    C、(3)
    D、(4)

第七讲 代码转换电路

代码转换电路

1、用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
    A、 全加器
    B、 全加器
    C、 全减器
    D、 全减器

2、如图所示由集成四位全加器74LS283和或非门构成的电路,已知输入DCBA为BCD8421码,写出表达式:B2=B1= ,输出S3 S2 S1 S0为 码。
    A、D+CB+AB;BCD2421码
    B、D+CB+ AB;BCD5421码
    C、D+CB+CA;BCD2421码
    D、D+CB+CA;BCD5421码

3、如图所示LED显示器件为共 极,使用时, 通常在a~g 7个输入端串联阻值为300W~500W的电阻,其作用为 。
    A、阳;限流
    B、阴;限流
    C、阴;限压
    D、阳;限压

4、如图所示是由3线/8线译码器74LS138和与非门构成的电路, 输出P1= ,实现 功能。
    A、
    B、
    C、
    D、

5、下表所示为某电路的真值表,输入为S3、S2、S1、S0,输出为D1、D0,此电路称为 。
    A、加法器
    B、译码器
    C、代码转换译码器
    D、编码器

第八讲 中规模集成电路

中规模集成电路

1、如图所示为双4选1数据选择器构成的组合逻辑电路,输入变量为A、B、C,输出F1、F2的逻辑函数分别为 、 ,其功能为 。
    A、
    B、
    C、
    D、

2、4选1数据选择器的逻辑图如图所示,输入变量A、B通过4个非门进入与门的输入端。这4个非门具有 和 作用。
    A、译码;缓冲或增加带负载能力
    B、反相器;缓冲或增加带负载能力
    C、编码;反相器
    D、编码;缓冲或增加带负载能力

3、下列四个逻辑函数中 存在“1”态冒险。
    A、
    B、
    C、
    D、

4、如图所示八选一数据选择器构成的电路,当G1G0分别为00,01,10,11时输出Y的表达式分别为 , , , 。
    A、A⊙B;AB;A⊙B
    B、1;A⊕B;AB;A⊕B
    C、0;A⊕B;B;A⊕B
    D、A;A⊕B;AB;A⊕B

5、用图(a)所示电路与图b所示集成四位数码比较器构成一个五位数码比较器,L、 Q、 G分别接到74LS85的串行输入端 、 、 。
    A、A > B;A = B;A < B
    B、A < B;A > B;A = B
    C、A < B;A = B;A > B
    D、A > B;A < B;A = B

第九讲 触发器

触发器

1、由两个“或非”门组成的基本RS触发器如图所示,正确的真值表为 。
    A、
    B、
    C、
    D、

2、电路如图(a)和(b)所示,各触发器的初态均为“0”,在CP作用下电路的输出波形正确的是 。
    A、
    B、
    C、
    D、

3、D触发器构成的电路如图所示,该电路能实现 的功能。
    A、T触发器
    B、T'触发器
    C、J K触发器
    D、RS触发器

4、电路如图T6.4所示,正确的真值表为 。
    A、
    B、
    C、
    D、

5、下面所示电路中能实现对时钟信号二分频的电路为 。
    A、
    B、
    C、
    D、

第十讲 时序电路的分析与设计

时序电路的分析与设计

1、由CMOS门构成的电路如图所示,以下表述正确的是 。
    A、C =0时属于组合电路,C =1时属于组合电路
    B、C =0时属于时序电路,C =1时属于组合电路
    C、C =0时属于组合电路,C =1时属于时序电路
    D、C =0时属于时序电路,C =1时属于时序电路

2、时序逻辑电路如图所示,触发器初态为0。Z是CP的 分频。
    A、3
    B、4
    C、5
    D、6

3、采用触发器构成计数器。计数器的输入、输出波形如图所示,至少需要 个触发器。
    A、4
    B、3
    C、2
    D、1

4、电路如图所示,假设初始状态Q2Q1Q0=000。由FF1和FF0构成的是 进制计数器。整个电路为 进制计数器。
    A、三,五
    B、三,六
    C、四,五
    D、四,六

5、如图所示电路为 进制 计数器。
    A、八,加法
    B、八,减法
    C、四,加法
    D、四,减法

第十一讲 中规模集成时序电路I

中规模集成时序电路

1、采用中规模加法计数器74LS163构成的电路如图所示,该电路是 进制加法计数器。
    A、十二
    B、十三
    C、十
    D、九

2、由74LS161构成的电路如图所示,Qd相对于CP是 分频,Qd的占空比是 。
    A、14;50%
    B、12;20%
    C、10;50%
    D、7;30%

3、由集成异步计数器74LS90构成的电路如图所示,分析计数进制,正确答案为 。
    A、图(a)为四进制,图(b)为五进制
    B、图(a)为三进制,图(b)为三进制
    C、图(a)为四进制,图(b)为四进制
    D、图(a)为三进制,图(b)为四进制

4、采用中规模加法计数器74LS161构成的电路如图所示,该电路是 进制加法计数器。
    A、十四
    B、十二
    C、十五
    D、七

5、采用异步2/5分频计数器74LS90构成的电路如图所示,该电路是 进制加法计数器。
    A、十
    B、十二
    C、十五
    D、七

第十二讲 中规模集成时序电路II

中规模集成时序电路II

1、请选择不能组成移位寄存器的触发器: 。
    A、基本RS触发器
    B、时钟RS触发器
    C、时钟JK触发器
    D、时钟D触发器

2、由D触发器构成的3位 计数器电路如图所示,电路 自启动。
    A、环形,能
    B、扭环形,能
    C、环形,不能
    D、扭环形,不能

3、某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟多长时间? 。
    A、128us
    B、256us
    C、512us
    D、1024us

4、如图所示电路,输出为P0,P1,P2,P3,此电路称为 。
    A、计数器
    B、顺序脉冲发生器
    C、序列脉冲发生器
    D、寄存器

5、如图所示由74LS194和与非门构成的电路,QD作为输出,此电路称为 。
    A、计数器
    B、顺序脉冲发生器
    C、序列脉冲发生器
    D、寄存器

第十三讲 半导体存储器与可编程逻辑器件概述

第十三讲 半导体存储器与可编程逻辑器件概述

1、半导体存储器按功能分有 和 两种。
    A、EPROM;RAM
    B、ROM;RAM
    C、PROM;RAM
    D、PROM;ROM

2、ROM主要由 和 两部分组成。
    A、地址译码器;存储矩阵
    B、地址译码器;触发器
    C、编码器;存储矩阵
    D、译码器;计数器

3、某RAM有8根数据线,8位地址线,则其存储容量为 。
    A、16 KB
    B、8 B
    C、2 Kbit
    D、64 KB

4、CPLD器件为 。
    A、复杂可编程逻辑器件,掉电后信息不消失
    B、现场可编程门阵列,掉电后信息消失
    C、复杂可编程逻辑器件,掉电后信息消失
    D、现场可编程门阵列,掉电后信息不消失

5、FPGA器件是 。
    A、复杂可编程逻辑器件,掉电后信息不消失
    B、现场可编程门阵列,掉电后信息消失
    C、复杂可编程逻辑器件,掉电后信息消失
    D、现场可编程门阵列,掉电后信息不消失

第十四讲 脉冲产生及变换电路

第十四讲 脉冲产生及变换电路

1、波形如下图所示,正确的单稳态触发器的输入、输出电压波形为 。
    A、(a)
    B、(b)
    C、(a) 、(b)
    D、(a) 、(b)都不是

2、在电压控制端(⑤脚)不加控制电压的情况下,555定时器的阈值为 。
    A、1/3VCC
    B、2/3VCC
    C、1/3VCC和2/3VCC
    D、1/2VCC和VCC

3、555定时器构成的多谐振荡器如下图所示,其振荡周期约为 。
    A、0.7(RA+2RB)C
    B、0.7(RA+RB)C
    C、(RA+2RB)C
    D、1.2(RA+RB)C

4、555定时器构成的多谐振荡器如下图所示,其充电时间常数和放电时间常数为 。
    A、RAC ,RBC
    B、RBC, RAC
    C、(RA+RB)C, RAC
    D、RAC ,(RA+RB)C

5、下图所示电路的名称是 ;触发脉冲的宽度满足 要求。
    A、压控振荡器,触发脉冲的宽度小于暂稳态时间
    B、单稳态触发器,触发脉冲的宽度小于暂稳态时间
    C、施密特触发器,触发脉冲的宽度等于暂稳态时间
    D、多谐振荡器,触发脉冲的宽度大于暂稳态时间

第十五讲 DAC与ADC

第十五讲 DAC与ADC

1、8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V。若只有最低位为高电平,则输出电压为 mV。若输入为10001000,则输出电压为 V。
    A、20mV,5.32V
    B、40mV,5.32V
    C、40mV,2.66V
    D、80mV,2.66V

2、已知被转换信号的上限频率为10kHz,则A/D转换器的采样频率至少应高于 ,完成一次转换所用时间应小于 。
    A、40kHz;50ms
    B、20kHz;60ms
    C、20kHz;50ms
    D、40kHz;80ms

3、衡量A/D转换器性能的主要性能指标是 和 。
    A、转换精度;转换时间
    B、分辨率;非线性失真
    C、转换精度;满量程误差
    D、转换速度;非线性失真

4、就逐次逼近型和双积分型两种A/D转换器而言, 抗干扰能力强; 转换速度较快。
    A、双积分型,逐次逼近型
    B、逐次逼近型,双积分型
    C、双积分型,双积分型
    D、逐次逼近型,逐次逼近型

5、有一个8位A/D转换器,其参考电压为5V,则1LSB大约等于 。
    A、200mV
    B、100mV
    C、40mV
    D、20mV

期末测试

1、十进制数181等于二进制数 。
    A、11000101
    B、10110110
    C、10110101
    D、11000110

2、某具有约束项的逻辑函数的卡诺图如图所示。该逻辑函数的最简与或表达式为________。
    A、
    B、
    C、
    D、

3、
    A、0,3,5,6
    B、1,2,3,7
    C、1,2,4,7
    D、3,5,6,7

4、下列说法正确的是___________。
    A、输入悬空时,TTL门电路的输入端相当于接低电平;
    B、输入悬空时,CMOS门电路的输入端相当于接低电平;
    C、输入悬空时,CMOS门电路的输入端相当于接高电平;
    D、实际应用中,门电路的输入端应尽量避免悬空。

5、下图为CMOS工艺数字逻辑电路,写出F的表达式:F= 。
    A、
    B、
    C、
    D、

6、32选1数据选择器有________个选择变量;由6个D触发器构成的扭环型移位寄存器的计数长度为_________。
    A、5,6
    B、5,12
    C、6,6
    D、5,64

7、已知电路如图所示,当G1G0=10时,电路的输出F=__________。
    A、0
    B、A
    C、
    D、

8、下图所示由3线/8线译码器74LS138和与非门构成的电路,A、B、C为输入信号,X、Y为输出信号,此电路为 。
    A、全加器
    B、全减器
    C、一致性判别电路
    D、奇偶校验电路

9、电路如图所示,假设初始状态Q2Q1Q0=000。由FF1和FF0构成的是 进制计数器。整个电路为 进制计数器。
    A、三,五
    B、三,六
    C、四,五
    D、四,六

10、分析下图所示电路的计数进制,正确答案为 。
    A、图(a)是六进制计数器,图(b)是十三进制计数器
    B、图(a)是六进制计数器,图(b)是十二进制计数器
    C、图(a)是七进制计数器,图(b)是十三进制计数器
    D、图(a)是七进制计数器,图(b)是十二进制计数器

11、如图所示由十进制同步加法计数器74LS162构成的序列脉冲发生器,计数器的初始状态QDQCQBQA为0000,则F输出 位序列脉冲信号为 。
    A、4,10011
    B、4,01010
    C、5,01100
    D、5,01011

12、某512位串行输入串行输出右移寄存器,已知时钟频率为2MHZ,数据从输入端到达输出端被延迟多长时间 。
    A、128μs
    B、256μs
    C、512μs
    D、1024μs

13、电路如图所示,各触发器的初态均为“0”,在CP第100个脉冲信号结束后,电路的输出Q1和Q2分别为 。
    A、0,1
    B、1,0
    C、0,0
    D、1,1

14、下图所示电路按QAQDQCQB顺序给出的编码是 码。
    A、8421
    B、2421
    C、5421
    D、余三码

15、模数转换时,要求能分辨ADC输入满量程0.1%的变化,则至少需要使用____________位的ADC。若信号频率为20kHz,则要求该ADC采样频率至少为____________kHz。
    A、11位,20kHz
    B、10位,40kHz
    C、10位,20kHz
    D、11位,40kHz

16、555定时器构成的多谐振荡器如图所示,其振荡周期约为 。
    A、0.7(RA+2RB)C
    B、0.7(RA+RB)C
    C、(RA+2RB)C
    D、1.2(RA+RB)C

17、用555定时器构成的单稳态触发器,在3管脚OUT端获得稳态输出时,电路内部与7管脚连接的放电管VT工作在 区。
    A、放大
    B、饱和
    C、截止
    D、不定

18、下图为4位 A/D转换器的转换示意图,转换结果为 。
    A、逐次逼近型,1010
    B、并行比较型,0101
    C、逐次逼近型,0101
    D、双积分型,0110

19、某EPROM有8条数据线,10条地址线,其存储容量为 字节。
    A、8K
    B、4K
    C、2K
    D、1K

20、CPLD和FPGA器件 。
    A、在系统加电时不可以对器件的内容进行重构
    B、在系统加电时可以对器件的内容进行重构
    C、必须使用专门的编程器对器件进行下载
    D、即可以实现模拟电路又可以实现数字电路

21、十进制数12的8421BCD码 。
    A、01101011
    B、00010010
    C、00110100
    D、01010001

22、与非门电路的功能是 。
    A、全0出0
    B、全1出1
    C、见0出1
    D、见1出1

23、74LS138芯片的功能是 。
    A、编码器
    B、加法器
    C、计数器
    D、译码器

24、74LS151的地址码有 位?
    A、3
    B、4
    C、5
    D、6

25、74LS151的数据线有 位?
    A、5
    B、7
    C、8
    D、6

26、触发器只具有置0,置1功能的是 。
    A、D触发器
    B、RS触发器
    C、JK触发器
    D、T触发器

27、下列触发器具有约束条件的是 。
    A、D触发器
    B、JK触发器
    C、RS触发器
    D、T触发器

28、8421BCD码10000011,对应十进制数是 。
    A、67
    B、83
    C、49
    D、23

29、74LS194芯片的功能是 。
    A、计数器
    B、译码器
    C、寄存器
    D、加法器

30、74LS161的异步清零端 。
    A、高电平有效
    B、低电平有效
    C、无法判断
    D、脉冲下降沿有效

31、74LS161的最大计数容量为 。
    A、10
    B、12
    C、14
    D、16

32、74LS160的最大计数容量为 。
    A、12
    B、14
    C、16
    D、10

33、两片74LS160级联最大计数容量为 。
    A、100
    B、256
    C、100
    D、255

34、两片74LS161级联最大计数容量为 。
    A、100
    B、256
    C、199
    D、255

35、1024*8bit的ROM芯片,其地址线有 位。
    A、7
    B、8
    C、9
    D、10

36、024*8bit的ROM芯片,其数据线有 位
    A、7
    B、8
    C、9
    D、10

37、在下列电路中,不是组合逻辑电路的是 。
    A、编码器
    B、译码器
    C、锁存器
    D、加法器

38、使用1K×4位EPROM芯片构成2K×32位存储器,共需EPROM芯片 片。
    A、16
    B、32
    C、48
    D、64

39、多谐振荡器有几个稳态?
    A、1
    B、2
    C、3
    D、0

40、单稳态触发器有几个稳态?
    A、1
    B、2
    C、3
    D、0

41、双向数据总线可以采用( )构成。
    A、三态门
    B、OC门
    C、与非门
    D、译码器

42、若要对100个信息进行编码,至少需要 位二进制码。
    A、7
    B、8
    C、9
    D、10

43、为实现将JK触发器转换为D触发器,应使 .
    A、
    B、
    C、
    D、

44、下列四个数中,与十进制数(161)D相等的是 .
    A、(A1)H
    B、(10100010)B
    C、(000110100011)8421BCD
    D、(203)O

45、用1K*4的ROM芯片构成8K*8的存储器系统,需要 片.
    A、12
    B、13
    C、15
    D、16

46、十进制数12对应的二进制数是1100。

47、1011是8421BCD码。

48、用74ls283可以实现8421BCD码和余3码间的转换。

49、TS门电路的输出有高电平、低电平、高阻三种状态。

50、74LS161的清零方式是需要考虑脉冲信号的。

51、74LS160的置数方式是需要考虑脉冲信号的。

52、74LS194可以实现双向移位,既可以左移,也可以右移数据。

53、具有10根地址线的ROM芯片,存储单元最多有1024个。

54、在二进制与十六进制的转换中,有下列关系:(1001110111110001)B=(9BF1)H 。

55、保险库有一把锁,A、B两名经理各有一把钥匙,必须两名经理同时在才能开锁。用F表示打开保险库锁的状态。则F的逻辑表达式为:F=A+B.

56、将三角波变换为矩形波,需选用施密特触发器。

57、数字逻辑电路分为组合逻辑电路和时序逻辑电路,其中组合逻辑电路具有记忆功能,时序逻辑电路不具有记忆功能。

58、5421码和8421BCD码都是四位二进制代码。

59、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1·L2.

60、数字电路中最基本的运算电路是加法器.

61、74LS138是3线-8线译码器,若输入为A2A1A0=110时,输出由高到低应为11111011.

62、在逻辑代数中,最基本的逻辑运算有与、或、非三种。

63、或非门的逻辑关系表达式为:

64、74LS138译码器是属于低电平有效的3线-8线译码器。

65、计数器除了直接用于计数外,还可以用作定时器和分频器。

66、要改变触发器的状态,必须有CP脉冲的配合。

67、集成译码器芯片不仅可以完成译码的功能,还可以实现逻辑函数产生器和数据分配器使用。

68、无论是TTL门电路驱动CMOS门电路,还是CMOS门电路驱动TTL门电路,都应加接口电路。

69、卡诺图化简法适用于任何变量的逻辑函数化简.

70、将三角波变换为矩形波,需选用单稳态触发器。